西方文学

下一代无线设备的射频芯片设计挑战 小说网排名

  • 本站
  • 2019-06-09
  • 118已阅读
简介 发射机板级设计的一个重要方面是用于各个上变频和下变频转换电路的本振的和分配。 基站本振时钟的分配必须保持到PCB所有远距离位置的相位一致性,而且必须具有低的带内噪声、宽带噪声以及总杂散噪

下一代无线设备的射频芯片设计挑战 小说网排名

发射机板级设计的一个重要方面是用于各个上变频和下变频转换电路的本振的和分配。 基站本振时钟的分配必须保持到PCB所有远距离位置的相位一致性,而且必须具有低的带内噪声、宽带噪声以及总杂散噪声。

混频器性能与驱动它的本振性能一样,因此高质量的本振是提高发射机总体性能的关键。 此外,本振信号上很小的相位噪声或杂散分量都有可能在模拟信号路径中引入足够大的能量,导致发射机不能满足一些主要的蜂窝通信标准(MC-GSM、WCDMA、LTE、WiMAX)规定的杂散干扰指标。 这些标准要求的本振频率范围为约500MHz至接近4GHz,这意味着用于本振时钟分配的版图设计必须十分小心。 从本振产生到最后终结的走线长度应尽可能短,但如果本振合成器必须馈送到多个不同器件时,这个要求就很难满足。 一种解决方案是将公共的低频参考时钟馈送到每个本振附近的独立PLL合成器,但这会占用很大的PCB面积。 通过集成先进的小数N分频PLL和VCO,ADRF670x系列集成式调制器解决了上述许多问题。 使用硅锗技术能让内置VCO的正交调制器和混频器的动态范围达到业界领先水平,并且具有竞争优势的性能,而体积显著小于外接VCO/PLL解决方案。 VCO在上层厚金属层中实现,可将高Q值的片上用作LC电路的一部分。

VCO电容是用MOS开关型MIM电容组成的,因此允许VCO在宽频范围内切换频率,并具有较低的相位噪声。 每次编程PLL频率时都会自动调整频带,因而能提供独立和可靠的解决方案。 在初始化完成后,频带大小的选择要确保器件能在整个温度范围内正常工作。

厚金属层还用来集成具有出色反射损耗的输出平衡不平衡转换器(Balun)。 ADRF670x系列由4个频率参数互相重叠的成员组成,覆盖从400MHz至3GHz的频率范围和频带,每个成员都是根据1dB和3dB通带上的输出Balun带宽定义的。

Top